Opamp sinüs sinyali

flowchartx

Aktif Üye
Katılım
18 Ağustos 2021
Mesajlar
220
IMG-20230525-WA0001.jpg
Herkese selamlar, şöyle bir devrem var. giriş sinyalim işlemciden geliyor 0-1V. opampı artı 12V beslemeyle besliyorum sadece, eksi beslemeye gnd takılı. Çıkışta hiç sinyal göremiyorum bunun tek sebebi eksi besleme olmaması mı?
 
Elbette simetri sarti yok. Soyle bir mantik yurutebilirsin.

Besleme voltaji = Giris Sinyalinin Genligi * Amplifikator kazanci + 2v

Buna gore senin devrenin kazanci 10

12v icin

12= GSG x 10 + 2

GSG yani giris sinyalinin genligi 1v.

Diger tarafta 10v kullanirsan

10=GSG*10+2

GSG=0.8v

Yani +12 ve -10 besleme yaparsan sinyalinin giris sinyalinin genligi 0.8v u asmamali.

Aslinda +12 ve -10v besleme kullandiginda, giris sinyalin negatif yonde en fazla -1v, pozitif yonde ise en fazla +0.8v olabilir anlamina gelir.
 

Forum istatistikleri

Konular
8,082
Mesajlar
133,019
Üyeler
3,221
Son üye
F3SV mağduru

Son kaynaklar

Son profil mesajları

erdemtr55 taydin erdemtr55 wrote on taydin's profile.
Merhaba Taydin bey,
Gruba spms serisi yapıcak mısınız?
ben 3 sargılı toroid ile 2 adet flyback sürücek bir devre yapmayı düşünüyorum.size soracak sorularım vardı?
Mutluluğun resmi illa güzel çizilmiş tablo olmak zorunda değil.Bazen basit bir çizgi,doğru bir renk,yada küçük bir detay
Python Geliştirmeye eklediğim yapay zeka sunucusu, yeni başlayanlar için roket etkisi
Bir insanın zeka seviyesinin en kolay tesbiti, sorduğu sorulardır.
yapay zeka interneti yedi bitirdi, arama motoru kullanan, forumlara yazan kaldı mı ?
Back
Top