Hocam ben aşağıdaki devrenin nasıl çalıştığını sizlerden öğrenmiştim. Öğrendiklerimi birleştirip böyle bir şey ortaya koyabildim. İlk aklıma gelen bu oldu. Ama açıkçası farklı türdekileri de merak ediyorum.
PWM evet bir dortgen dalgadir fakat pwm sinyalde frekans ayni olmasina ragmen darbe suresi degikendir. Darbenin genisligini duty faktoru ile tanimliyoruz.
Senin semada sadece darbenin frekansini boluyorsun. Fakat bu esnada darbenin uzunluguna ait bilgi kayboluyor.
Şuan deneyecek vaktim yok ama denemek isteyen olursa bu counter lar ya rising edge de Yada falling edge de tetiklenir (muhtemelen rising edge) bir not kapısı ile sinyeli terslerseniz falling edgelerde (düşen kenar) Baska bir counter tetikleyebilirsiniz sonrasında lojik olarak bu sinyalleri birleştirmeyi deneyebilirsiniz
Benim adıma bu soru çok güzel bir soru oldu ve çok şey okuyup öğrenme fırsatı yakaladım.
Nasıl yapılacağını sanırım buldum. Çalışıyor gibi gözüküyor.
Bir sayıcı ve And kapısı ile yapılabiliyormuş. Basit ama zekice bir yöntem. Farklı yöntemler de vardır. Ama şuan anlayabildiğim en basit hali bu oldu.
Analog olarak çözdüm. Hatırı sayılır bir frekans aralığı için çalışıyor ama bunun için AGC de yapmak lazım yoksa frekans aralığımız düşük. RC zaman sabitleri sonsuz frekans aralığında çalışmayı engelliyor.
Su anda hatasi var ara ara ugrasir ve hatasini yok ederiz.
Sistem su sekilde calisiyor;
Giris sinyali RC filtreden gecirilerek ortalama degeri elde ediliyor. Bu bize duty bilgisini veriyor.
Giris sinyalinin frekansi ikiye bolunuyor ve bu sinyalden +V -V seklinde kare dalga elde ediliyor. Buradaki V degisken genlikli ve degeri frekansa bagli.
Bu gerilimin integrali alinarak ucgen dalga elde ediliyor.
Ucgen dalganin genligi her zaman 5v yapilmaya calisiliyor. Boylece giris frekansi ne olursa olsun ucgen dalgamiz hep 5v genlikte olacak. Devrenin biraz sorunlu kismi da burasi.
Bundan sonra bu ucgen dalga ile asil giris sinyalimizin ortalamasi karsilastiriliyor. Boylece giris sinyalinin yari frekansinda fakat ayni duty degerinde sinyal uretiyoruz.
Fikir olarak benzer düşünmüşüz. Herhalde akla ilk gelen çözüm bu.
Bir tane de kapalı döngüsü olmayan bir çözüm. İlk çözümde doğru bir kapalı döngü ile mükemmel bir doğrulukta duty cycle yakalayabiliyorduk. Bu ise açık döngü olduğu için komponent toleransları vs her şeyden etkilenebilir.
Bunların hiçbiri benim kafamdakiyle aynı değil.
Analog hiçbir tarafı olmayacak %100 lojik olacak.
Hem duty sabit olacak hemde giren frekansın alt katları şeklinde bölünmüş olacak.
Çalışma frekansı lojik devrenin max çalışma frekansına kadar mümkün olacak.
Bir zaman fonksiyonu olabilecek bobin yada kondansatör gibi analog bir nokta hiç olmayacak.
Kim İslâm’da güzel bir çığır açarsa (güzel bir alışkanlık başlatırsa), onun sevabı ve kendisinden sonra ona uyanların sevapları, onların sevaplarından hiçbir şey eksilmeksizin ona da yazılır.
Merhaba Taydin bey,
Gruba spms serisi yapıcak mısınız?
ben 3 sargılı toroid ile 2 adet flyback sürücek bir devre yapmayı düşünüyorum.size soracak sorularım vardı?