Mikro Step
Kıdemli Üye
- Katılım
- 25 Eylül 2022
- Mesajlar
- 7,808
Girilen pwm sinyalin frekansini ikiye bolen duty degerini de koruyan sistem tasarlayin.
olmuş.Yok buda olmamış bu dutty değerini de bölüyor.![]()
Yüksek frekansla bir countera duty süresini saydırarak yapılabilir. Frekans yükseldikçe hata azalır. Basit ve mükemmel sonuç veren bir lojik devresinin mümkün olduğunu sanmıyorum. Bu kadar düşündüm hiç ilerleyemedim herhalde yokturBunların hiçbiri benim kafamdakiyle aynı değil.
Analog hiçbir tarafı olmayacak %100 lojik olacak.
Hem duty sabit olacak hemde giren frekansın alt katları şeklinde bölünmüş olacak.
Çalışma frekansı lojik devrenin max çalışma frekansına kadar mümkün olacak.
Bir zaman fonksiyonu olabilecek bobin yada kondansatör gibi analog bir nokta hiç olmayacak.